90天学完《信号完整性SI揭秘》--10天倒计时
很多硬件工程师可能都面临过这样一个问题,为什么我设计的原理图没有问题,PCB连线也完全正确,但是电路调试时却不能正常工作?这种情况的出现很大概率是碰到了信号完整性问题。在大学时期,我们做实验用的一些电路模型还只是低速信号,几十兆赫兹,集成电路的规模也不大,所以我们可以把主要的精力放在设计和优化电路的性能上面,工程师只要做好原理图和PCB的把关工作,对电路的正常运行没有太大影响。但是如今硬件高度集成化,硬件系统越来越简单,,但是芯片的速率已经达到了几十吉赫兹,PCB连线几个毫米长度的差异,或者电源和地平面的形状不同,都会造成信号质量产生巨大的影响,甚至电路完全无法工作。这是很多工程师在学校甚至工作中都很少接触,但是又不得不面对的问题!
从2月9号开始90天学完《信号完整性SI揭秘》,剩余10天,关于这本书总共学了哪些知识?
2. 绘制更新完前十章的思维导图,终章已学至11.3,一图描述各章节内容。
3. ADS仿真重新捡起来,相对射频,信号完整性强调理解
声明:我是初学者,建立学习群的目的是学习新的知识肯定会有不懂的地方,需要与人讨论,自己花好长实际找到的答案可能是人家一句话的事。 收费:一次性收费 59.9 ,收费的目的是为了建立门槛,只聊技术不闲聊。 目标:建立信号完整性初步框架,为后续高速电路设计打好基础 学习计划:从概述开始,计划90天学完所有章节,每周汇报学习进度,学的好的同学可以ppt分享,我也会把掌握的最新的、最核心的东西分享给大家。
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2023-05-12
最近编辑:1年前