首页/文章/ 详情

SPWM详解及其软件生成

5月前浏览10145

一.什么是SPWM      


     
要说SPWM先得说PWM,英文全名Pluse Width Modulation,即脉冲宽度调制,实际上就是周期的矩形波,然后每个周期的占空比都可以自己设置就叫调制。比如Buck电路中开关管的PWM波,当输入不变时可以将它的占空比从40%变到60%就能提高母线输出电压。      

     
     
图一 .占空比固定pwm波与载波      

     
而SPWM前面加了个S(Sine),即正弦脉宽调制,意思就是:还是这个周期的矩形波,但不同的是占空比不是如40%固定的,而是按照正弦规律变化的。      

     
SPWM一般由三角波(载波)和正弦波(调制波)比较而成。硬件生成方法是将三角波和正弦波加入比较器得到;软件是通过定时器或者Epwm模块,按照中央计数模式生成三角波,经由CCR比较模块动作产生对应高低电平,即SPWM。      

     
     

     
如图,我们将正弦函数和三角载波都归一化处理,正弦波幅值要小于三角波,这里取0.8。在一个很小的Δt时段内正弦函数值和占空比的值相等。例如图中Δt时段正弦波的值是0.8左右(A点电压值),它的矩形波占空比也是80%。同时我们可以看出矩形波的频率和三角波相等。正弦波被三角波“切割”成高频的spwm,用以控制开关管,然后spwm通过低通滤波滤除高次谐波后,得到原来的正弦波。图示情况下从0开始半个期内SPWM占空比是0->0.8->0按照正弦函数变化,要得到某时的占空比,得到此时的sine值就可以了,sine值可以事先放入表中。      

     

二.SPWM软件生成      


     
利用单片机输出PWM波,然后让占空比正弦规律变化。      
实现步骤可以简单分为三步,以stm32为例:      

     
(1)生成载波。比如要生成一个10KHZ的三角波,将计数器设置加减计数、周期设为1/10K就ok啦。这样生成的三角波的幅值是多少呀,3.3V?其实在单片机里面都是数字信号,三角波最高点的时候可以用一个计数值来表示,比如8400,最低点是0。不用管他的电压是多少。      

     
(2)生成正弦波。这一步用软件生成一个正弦表即可。比如将正弦波取200个点,即将一个正弦分割成200份,每个点代表一个幅值。用离散的数字量表达正弦模拟量。      

     
(3)将正弦波和三角波进行比较。      


a.什么时候进行比较。设置计数值达到比较值产生动作。


b.比较完之后,需要改变比较值,用于下一个周期进行比较(比较值可以理解为占空比),比较值查正弦表获得,这样就生成了占空比正弦规律变化的SPWM。      

     
c.调制度m。m=正弦表最大值/三角波最大计数值。如正弦表最大值4200,三角波最大计数值8400,m=4200/8400=0.5,此时spwm最大占空比为50%,设置m=1,spwm最大占空比为100%。      

     
     
     

     
如图所示,要注意因为是单极性调制,spwm和三角载波都是大于0的。在单相全桥逆变电路中,开关管交替导通时输出电压Ud自然会倒过来为负,Ud经过滤波就是一个正弦波。     

来源:电力电子技术与新能源
燃料电池电源电路电磁兼容汽车电力电子MATLAB新能源芯片Simulink电机控制
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2024-05-11
最近编辑:5月前
获赞 152粉丝 256文章 2059课程 0
点赞
收藏
作者推荐

SiC MOSFET的短路失效可靠性

电力电子技术与新能源论坛www.21micro-grid.com本文摘要:(由ai生成)SiC MOSFET短路失效可靠性较硅基IGBT差,易导致G-S和D-S短路。短路故障分三型,失效机理涉及JFET区栅氧层、内部NPN晶体管等损坏。高温下源极铝熔化和栅极氧化层击穿是短路失效主因。研究SiC MOSFET短路失效机理对优化工艺、设计保护电路和提高可靠性至关重要。电力电子技术与新能源小店1.短路失效可靠性介绍 SiC MOSFET相比于硅基 IGBT具有更低的短路可靠性,主要表现为器件短路耐受时间更短以及短路引起的特性退化更为严重。 IGBT 数据手册中明确指出,器件在一定应力条件下可以耐受10s 的短路时长。对于 SiC MOSFET 而言,一些研究学者对 Cree、ROHM、ST 等公司的 SiC MOSFET 产品进行单次短路实验,均在8s 内观察到了失效现象。由此可见,SiC MOSFET短路耐受时间短,在可靠性方面与IGBT 相比存在差距。 短路引起的 SiC MOSFET 电学参数的退化受到了电、热、机械等多种应力的作用,其退化机理需要从外延结构、芯片封装以及器件可靠性等多方面进行论证分析。由此可见,由于 SiC MOSFET 的短路特性退化具有退化参数多、退化程度大以及退化机理复杂等特点,使得其短路可靠性问题的研究变得更为困难。 2.短路失效的两种典型现象 目前,已有很多学者从理论推演、实验观察、建模仿真及逆向分析等多个角度对其 退化失效现象进行了分析验证。研究表明,SiC MOSFET 若发生短路并造成其失效,则可能出现两种典型的失效现象:栅源极之间短路(G-S短路)和漏源极之间短路(D-S 短路)。 短路故障通常分为以下3类: Type I 型短路:该短路类型是指 SiC MOSFET在导通前已处于短路回路中,器件开通即处于短路状态,因此该故障类型也叫硬开关故障(hard switching fault,HSF)。 Type II型短路:SiC MOSFET处在导通状态时,若负载端突然短路,造成不同桥臂间的两支开关管出现短路,则将此类故障定义为 Type II 型短路故障,也称为负载短路故障(fault under load,FUL)。 Type III 型短路:在电机驱动、变频器等一些应用领域,SiC MOSFET 可能运行在第三象限,若此时负载端发生短路,则开关管 LS2 的运行状态迅速由第三象限转向第一象限。器件由低压、逆向电流的工作状态迅速转变成高电压、大电流的短路状态。 图1 三种短路故障的特征对比 3.失效机理 目前,国内外学者对两种模式下器件失效机理的探究已经从器件的表面封装深入到芯片的元胞结构。其失效点主要分为:JFET 区栅氧层、内部寄生NPN晶体管、沟道区栅氧层、栅极上方氧化层, 如图2所示。当①或②发生损坏时,造成器件发生D-S 短路失效模式;当③或④发生损坏时,器件发生 G-S 短路失效模式。 图2 平面栅 SiC MOSFET 半元胞结构及短路失效点 SiC MOSFET 短路失效的原因可能为高温引起源极铝熔化,产生的应力破坏了 SiCMOSFET 部分元胞中栅极上方氧化层甚至栅氧层的绝缘结构,导致器件出现不可控的短路失效。 图3 SiC MOSFET 失效分析 通过 TCAD 仿真观察到了图 2 中②区域空穴电流的增加,并且仿真观察到与实验结果相似的电流失控现象,如图 4 所示,从而验证了NPN晶体管导通现象存在的可能性。同时,该结论也可以解释 D-S 短路失效中另外一种延迟失效现象。在此类失效模式下,器件在关断后的延迟阶段,电流并未降低到零,而是存在几十A 的泄漏电流。随后,短路积累的热 量与寄生 NPN 晶体管导通产生的电流形成正反馈,导致器件无法 正常关断,进而引发热失控。 图4 寄生 NPN 晶体管导通及空穴电流的产生 MOSFET 作为一种典型的场控型器件,在开通关断瞬间,由于栅氧层等效电容的存在,器件的栅极会产生较大的充放电电流,而在开通关断过程以外,栅极只会有一个极小的漏电流存在。 SiC MOSFET 在短路过程中由于受到栅极电场以及器件结温的共同作用,使得栅氧层表面的电子隧穿效应以及热电子发射效应增强,最终达到栅氧层的临界击穿值,致使栅氧层发生击穿。 4.小结 SiC MOSFET 短路失效机理以及器件可靠性问题的研究,随着应用的不断深入会变得越来越迫切。对于多种失效机理存在的准确性与普遍性,仍需做进一步论证,还需进一步论证失效机制背后的深层次原因。 依据器件失效与退化机理的分析,会进一步指导器件工艺的优化、短路保护的设计以及可靠性的多维分析,这对器件的寿命而言是十分重要的,也是我们时刻要关注的焦点和突破点。 来源:电力电子技术与新能源

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习 福利任务 兑换礼品
下载APP
联系我们
帮助与反馈