首页/文章/ 详情

常见的电平标准你了解多少

1年前浏览1422

学电子设计或者与电路设计相关的工作中,经常会遇到各种电平标准,因为不同板卡之间通信的前提是信号电平要满足通信要求,如果信号电平相差较大,或者不是同一类电平的,就要进行电平转换,下面列举一些常见的电平标准。

常用的电平标准有TTL(延伸:LVTTL)、CMOS(延伸:LVCMOS)、ECL(延伸:PECL,LVPECL)、以及RS232、RS485、RS422等,还有一些速度比较高的LVDS、GTL(延伸:PGTL)、CML、HSTL、SSTL等。

不同的电平标准,对应的供电电源、高低电平门限、噪声容限也不同。

 

1、TTL:英文全称是Transistor-Transistor Logic ,翻译过来就是三极管结构。   

Vcc:5V;  

VOH>=2.4V,VOL<=0.4V;  

VIH>=2V,VIL<=0.8V。   

可以看出,2.4V与5V之间还有很大空间,电平允许的波动较大,这可能会带来噪声,同时增大系统功耗。  

延伸出来的LVTTL就是考虑到TTL电平的缺陷,所以引入了低电压的TTL,就是Low  Voltage TTL。  

   

LVTTL又分3.3V、2.5V以及更低电压的LVTTL    

3.3V LVTTL:    

 Vcc:3.3V;    

VOH>=2.4V;VOL<=0.4V;    

VIH>=2V;VIL<=0.8V。     

2.5V LVTTL:    

 Vcc:2.5V;    

VOH>=2.0V;VOL<=0.2V;    

VIH>=1.7V;VIL<=0.7V。     

TTL使用注意    

1)TTL电平一般过冲都会比较严重,可能在始端串22欧或33欧电阻;     

2)TTL电平输入脚悬空时内部认为是高电平。要下拉的话应用1k以下电阻下拉。    

3)TTL输出不能驱动CMOS输入。     


   

     

2、CMOS:Complementary Metal Oxide Semiconductor PMOS+NMOS。(互补型金属氧化物半导体)      

Vcc:5V;      

VOH>=4.45V;VOL<=0.5V;      

VIH>=3.5V;VIL<=1.5V。       

相对TTL有了更大的噪声容限,输入阻抗远大于TTL输入阻抗。对应3.3V LVTTL,出现了LVCMOS,可以与3.3V的LVTTL直接相互驱动。       

3.3V LVCMOS:      

 Vcc:3.3V;      

VOH>=3.2V;VOL<=0.1V;      

VIH>=2.0V;VIL<=0.7V。       

2.5V LVCMOS:       

Vcc:2.5V;      

VOH>=2V;VOL<=0.1V;      

VIH>=1.7V;VIL<=0.7V。       

CMOS使用注意:      

CMOS结构内部寄生有可控硅结构,当输入或输入管脚高于VCC一定值(比如一些芯片是0.7V)时,电流足够大的话,可能引起闩锁效应,导致芯片的烧毁。      

       

3、ECL:Emitter Coupled Logic 发射极耦合逻辑电路(差分结构)         

Vcc=0V;Vee:-5.2V;        

VOH=-0.88V;VOL=-1.72V;        

VIH=-1.24V;VIL=-1.36V。         

速度快,驱动能力强,噪声小,很容易达到几百M的应用。但是功耗大,需要负电源。为简化电源,出现了PECL(ECL结构,改用正电压供电)和LVPECL。         

PECL:Pseudo/Positive ECL Vcc=5V;VOH=4.12V;VOL=3.28V;VIH=3.78V;VIL=3.64V         

LVPELC:Low Voltage PECL Vcc=3.3V;VOH=2.42V;VOL=1.58V;VIH=2.06V;VIL=1.94V         

ECL、PECL、LVPECL使用注意:        

不同电平不能直接驱动        

中间可用交流耦合、电阻网络或专用芯片进行转换。        

以上三种均为射随输出结构,必须有电阻拉到一个直流偏置电压。(如多用于时钟的LVPECL:直流匹配时用130欧上拉,同时用82欧下拉;交流匹配时用82欧上拉,同时用130欧下拉。但两种方式工作后直流电平都在1.95V左右。)         

4、接下来介绍一种低电压摆幅的电平标准,就是LVDS:Low Voltage Differential Signaling(低电压差分信号),相对前面提到的电平标准,LVDS电压低,抗干扰能力强,传输速度快,适合长距离传输。        

其结构内部有一个恒流源3.5-4mA,在差分线上改变方向来表示0和1。通过外部的100欧匹配电阻(并在差分线上靠近接收端)转换为±350mV的差分电平。         

LVDS使用注意:可以达到600M以上,PCB要求较高,差分线要求严格等长,差最好不超过10mil(0.25mm)。100欧电阻离接收端距离不能超过500mil,最好控制在300mil以内。        


来源:不懂幽默的秦二
电源电路半导体电子芯片通信控制
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2023-06-20
最近编辑:1年前
点墨设计
本科 | 高级硬件工程... 十年饮冰,难凉热血!
获赞 0粉丝 7文章 48课程 0
点赞
收藏
未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈