首页/文章/ 详情

小技巧 | 如何使用SIWAVE软件对DDR4进行仿真

1年前浏览1154
DDR4
     

DDR4作为量产SDRAM记忆体,其高速低功耗特性满足了众多消费者的需求。首先使用美光DDR4 MT40A512M16JY-075E(IBIS5.0 Power aware modl),配合SIWAVE内的SIwizard功能自动在Design内产生电路,自动连接SIwave内的DDR4真实DIMM model,做DD44 3200的模拟分析。

下图所有的电路连接(DQ Single-end,DQS differential pair),以及上图在SIwave中做pin group与下port,不管是signal nets for Si或P/G nets for PI,所有连接与设定工作都是自动完成。

使用SIwizard前,请先把IBIS model放到C:\Program Files \AnsysEM\AnsysEM18.1\Win64\buflib\IBIS路径下。



   

01


   

NO ON-DIE DE-CAP


 


下图是DDR4 3200MHz DQ[0:7]and DQS pair(all with ODT48),可以清楚的看到有开启ODT时,DQ眼图中交叉点位置会上移,但信号高水位维持在1.2V,但是DQS差动信号的眼图交叉点则是维持在0V。DQS的jitter比DQ小是因为灌clock pattern,其他DQ则灌PRBS pattern。



   

02


   

ON-DIE DE-CAP AT TX


 


如果在Tx端VRM加on-die de-cap 10nF,会看到Tx端SSO of P/G明显变好,而这10nF是参考美光IBIS\SPICE quality report的说明(484pF per DQ pin)。



   

03


   

ON-DIE DE-CAP AT TX AND RX


 


此例就算Tx与Rx端都挂on-die de-cap,P/G上的SSN有明显改善,但眼图的p-p jitter却没有太大差异,主因是此处的jitter是ISI与DDI引起的,与bit pattern与crosstalk比较有关,PI的影响是其次。



   

04


   

TRANSIENTEYE VS. QUICKEYE


 


NO ON-DIE DE-CAP    

ON-DIE DE-CAP AT TX AND RX    



   

05


   

PRBS VS. DBI PATTERNS


 
Compare SSN:Rx端的SSN明显变小  

Compare current consumption:current reduction 50%

转载网页:http://www.elecfans.com/d/797989.html



上海艾羽信息科技有限公司是一个以CAE软件销售、技术咨询及服务,仿真咨询及规划布局为一体的高科技公司。

作为ANSYS的合作伙伴,艾羽致力于将ANSYS推出的产品,通过业界性能颇佳、颇丰富的工程仿真软件产品组合帮助客户解决复杂的仿真难题。力求与ANSYS一起,共同为中国制造业提供先进的仿真技术,通过仿真技术支撑中国2025。

来源:艾羽科技
电路ANSYS
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2023-04-29
最近编辑:1年前
获赞 28粉丝 69文章 115课程 0
点赞
收藏
未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习 福利任务 兑换礼品
下载APP
联系我们
帮助与反馈