Cadence Allegro现在几乎已成为高速板设计中实际上的工业标准,其16.5版本6.5。与其前端产品Capture相结合,可完成高速、高密度、多层的复杂 PCB 设计布线工作。
01
02
03
04
05
06
07
首先稳压电源芯片是否是比较干净,纹波小的电源?模拟部分的供电,对电源的要求比较高;
模拟部分和MCU是否是一个电源,在高精度电路的设计中,建议把模拟部分和数字部分的电源分开;
对数字部分的供电需要考虑到尽量减小对模拟电路部分的影响。
08
09
10
如果蛇形走线在计算机板中出现,其主要起到一个滤波电感和阻抗匹配的作用,用于提高电路的抗干扰能力。计算机主机板中的蛇形走线,主要用在一些时钟信号中,如PCI-Clk、AGPCIK、IDE、DIMM等信号线。
若在一般普通PCB板中,除了具有滤波电感的作用外,还可作为收音机天线的电感线圈等等。如2.4G的对讲机中就用作电感。
对一些信号布线长度要求必须严格等长,高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据)。
如INTELHUB架构中的HUBLink,一共13根,使用233MHz的频率,要求必须严格等长,以消除时滞造成的隐患,绕线是惟一的解决办法。
一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽、线长、铜厚、板层结构有关,但线过长会增大分布电容和分布电感,使信号质量有所下降。所以时钟 IC引脚一般都接端接,但蛇形走线并非起电感的作用。
相反地,电感会使信号中的上升沿中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍。信号的上升时间越小,就越易受分布电容和分布电感的影响。
蛇形走线在某些特殊的电路中起到一个分布参数的LC滤波器的作用。
11
12
13
14
15
16
17
18
19
20