你的接地完美吗?
首先让我们来做个假设——出于项目要求或兴趣爱好,你实际构建的工作电路也获得了成功。你使用的可能是无焊试验板,制成的电路看起来可能类似于图1所示的电路。
图1. 采用无焊试验板的电路
你利用了试验板顶部和底部的总线,将其用于电压和接地连接。在图1所示电路中,两条+5 V总线和两条GND总线位于试验板的顶部和底部(通过外部导线相连)。这种双总线配置允许从试验板的任一半边灵活地连接电源和接地。演示版的成功离不开如何处理接地和去耦这2个重要布局,包括如何使用电源和接地总线、如何应对寄生阻抗和接地电流、以及接地和电源层、多层印刷电路板、高频和低频去耦等。遗憾的是,大学里没有专门讲授PCB接地和去耦基础知识的课程,掌握的这方面知识很可能来自实验室经验,或与从事硬件开发的指导教师合作得来。大多数电气工程专业毕业生都是在工作中学习这些技能,因而只要你对电路设计过程(从原理图到布局直至PCB最终生产)涉及的关键问题稍有了解,就会拥有胜人一筹的优势。我们将在本篇文章中介绍关于接地的基础知识,后续文章再讨论去耦。图2显示信号源与负载之间隔开了一段距离,接地G1和G2通过一个回路连接起来。理想情况下,G1和G2之间的接地阻抗为0,因此接地回路电流不会在G1和G2之间产生一个差分电压。图2. 在电路中的任何一点,电流的算术和为0,或者说流出去的必会流回来。若G1和G2之间的阻抗为0,则G1和G2之间无差分电压。遗憾的是,让回流路径保持零阻抗是不可能的,接地回路阻抗在接地电流作用下,会在G1和G2之间产生一个误差电压ΔV。G1和G2之间的连接不仅有电阻,还有电感。出于本文目的,这里忽略杂散电容的影响。但在下篇中,你会了解到电源层和接地层之间的电容是如何帮助高频去耦的。
图3. 接地阻抗中流动的信号和/或外部电流产生误差电压ΔV。G1和G2之间流动的电流可以是信号电流或其他电路引起的外部电流。
你可以看到图1试验板中的总线阻抗如何既有阻性元件又有感性元件。接地总线阻抗是否会影响电路运行,不仅取决于电路的直流精度要求,而且取决于模拟信号频率和电路中数字开关元件产生的频率分量。如果最大信号频率为1 MHz,并且电路仅需要几毫安(mA)电流,那么接地总线阻抗可能不是问题。然而,如果信号为100 MHz,并且电路驱动一个需要100 mA的负载,那么阻抗很可能会成为问题。大部分情况下,由于"母线(buss wire)"在大多数逻辑转换等效频率下具有阻抗,将其用作数字接地回路是不能接受的。例如,#22标准导线具有约20 nH/英寸的电感和1 mΩ/英寸的电阻。由逻辑信号转换产生的压摆率为10 mA/ns的瞬态电流,在此频率下流经1英寸的该导线,将形成200 mV的无用压降:
对于具有2 V峰峰值范围的信号,此压降会转化为约10%的误差(大约3.5位精度)。即使在全数字电路中,该误差也会大幅降低逻辑噪声裕量。对于低频信号,该1 mΩ/英寸电阻也会产生一个误差。例如,100 mA电流流过1英寸的#22标准导线时,产生的压降约为:
一个2 V峰峰值范围的信号数字化到16位精度时,其1 LSB = 2 V/216= 30.5 μV。因此,导线电阻引起的100 μV误差约等于16位精度水平的3.3 LSB误差。图4显示了模拟接地回路中流动的高噪声数字电流如何在输入模拟电路的电压VIN中产生误差。将模拟电路地和数字电路地连接在同一点(如下方的正确电路图所示),可以在某种程度上缓解上述问题。
图4. 模拟电路和数字电路使用单点接地可降低高噪声数字电路引起的误差效应。
在无焊试验板中,甚至在图1所示的采用总线结构的电路板中,能够用来降低接地阻抗的手段并不多。无焊试验板在工业系统设计中是非常罕见的。实接地层是提供低阻抗回流路径的工业标准方法。生产用印刷电路板一般有一层或多层专门用于接地。这种方法相当适合最终生产,但在原型系统中较难实现。图5显示了一个包含模拟电路、数字电路以及一个混合信号器件(模数转换器或数模转换器等)并针对PCB的典型接地安排。
图5. 针对混合信号系统PCB的良好接地解决方案。
模拟电路和数字电路在物理上相隔离,分别位于各自的接地层上。混合信号器件横跨两个接地层,系统单点或星形接地是两个接地层的连接点。
你应当知道,关于模拟接地和数字接地,还有其他已被证明有效的接地原理。然而,这些原理全都基于同样的概念——分析模拟和数字电流路径,然后采取措施以较大限度地减少它们之间的相互影响。