PERA SIM ERDS是一款面向电子产品电气原理设计和仿真模型构建的一体化平台。平台为用户提供了从电路设计到仿真验证的一站式工作环境,支持设计师快速开展射频电路的设计、分析工作。同时,电气原理快速设计系统提供可扩展组件库及深度集成的 EDA工具接口,可实现多工具之间电子元器件模型的管理调用及电气原理模型的高效转换,支持面向原理建模的多专业协同设计和验证工作。
链路建模
电气原理快速设计系统提供链路建模构建功能,支持设计师方便自由的搭建链路拓扑,并形成可用于模型转换及仿真评估的网表数据。建模视图支持网络连接智能优化排布,使链路结构清晰而不混杂。通过灵活高效的链路建模交互,可快速构建复杂、多样的射频链路。
射频链路建模示意
链路建模可适应“自顶向下”和“自底向上”的多层级设计场景,具有管理大规模模型的设计能力,支持多工程、多原理图、多层级系统等设计数据的统一管理。
多层级系统建模
模型转换
在EDA设计仿真工具领域,不同的EDA工具在电路设计和仿真中具有不同的优势和特点,一个产品的原理设计以及功能仿真可能需要在多个EDA设计仿真工具进行不同性能的仿真验证,以获得不同角度的仿真数据,进而形成更加全面的性能分析,为优秀的产品设计提供全面数据支撑,而用户不可能对所有的工具软件都非常熟悉或者会使用,无法快速的创建不同EDA工具的模型并完成专业设计。电气原理快速设计系统基于同一个产品的模型,将模型转换为多种EDA设计工具可以接受的仿真模型,实现不同应用场景下的模型转换,进一步支持不同维度的原理特性仿真分析,实现模型的多样性应用。
快速性能评估
电气原理快速设计系统提供方案阶段级联电路的快速性能评估工具,支持针对射频级联电路,以增益、噪声、P1dB压缩点、动态范围等参数为验证指标,通过快速搭建单支路链路模型,以“所见即所得”的链路设计模式,简单、快速的构建射频级联电路,自动调用级联求解算法分析链路的电性能验证结果,实时显示在设计场景中,辅助用户快速迭代射频前端级联设计方案。
链路仿真
电气原理快速设计系统提供自主开发的射频仿真引擎,射频仿真引擎支持大容量、多线程、高精度、高性能并行、快速的器件级与系统级的仿真,能够在射频微波等领域为用户提供快速准确的射频仿真、建模及优化设计方案,特别对高精度模拟电路和大规模后仿电路的电路仿真进行优化,同时满足高精度、大容量和高性能的高端电路仿真需求。支持对大功率器件如功率放大电路模型等器件进行电热耦合等多物理场的耦合仿真。支持射频链路的多种类型仿真评估,包括线性的S参数仿真评估、非线性的谐波平衡仿真分析、X参数仿真评估。
构建器件级/系统级模型设计仿真框架,支持射频领域优化设计。
实现行为级模型的多模式封装和集成管理,支撑原理设计模型资源积累。
研发高效低耗的性能评估算法,加速级联方案设计迭代。
建立电气原理综合设计环境,打通多EDA工具间协同壁垒。
通过对电气原理快速设计软件进行模型及参数定制化实施,解决了用户在射频链路方案评估阶段的仿真难、速度慢的痛点。设计师无需较高的专业设计分析水平,无需具备EDA专业软件应用技术能力,只需以封装的定制化设计模板,进行器件选型、参数控制,通过后台集成的仿真引擎快速获取设计结果输出,完成性能指标评估及设计优化。
针对射频级联电路的前期方案论证,以特定射频指标参数为验证指标,通过快速搭建级联链路模型,以“所见即所得”的链路设计模式,简单、快速的构建射频级联电路,自动调用级联求解算法分析链路的电性能验证结果,实时显示在设计场景中,辅助用户快速迭代射频前端级联设计方案。