首页/文章/ 详情

驱动IC散热Layout指南

2天前浏览248

作者:Pete Millett, Technical Marketing Engineer, Monolithic Power Systems,翻译:Toffee Jia,来源:MPS

电机驱动 IC 传递大量电流的同时也耗散了大量电能。通常,能量会耗散到印刷电路板(PCB)的铺铜区域。为保证PCB充分冷却,需要依靠特殊的PCB设计技术。在本文的上篇中,将为您提供一些电机驱动IC 的PCB 设计一般性建议。

使用大面积铺铜!

铜是一种极好的导热体。由于 PCB 的基板材料(FR-4 玻璃环氧树脂)是一种不良导热体。因此,从热管理的角度来看,PCB的铺铜区域越多则导热越理想。

如2盎司(68微米厚)的厚铜板相比较薄的铜板导热效果更好。  然而,厚铜不但价格昂贵,而且也很难实现精细的几何形状。所以通常会选用1盎司(34微米厚)的铜板。外层板则经常使用1/2盎司的镀铜,厚度可达1盎司。

多层板中的内层板常采用实心铜板以便更好地散热。但是,由于其平面层通常位于电路板堆叠的中心位置,因此热量可能会被锁在电路板内部。那么,可以在 PCB 的外层板上添加铺铜区域,使用过孔连接到内层板,将热量传递出来。

由于双层 PCB 中存在走线和元器件,散热也会更加困难。  所以电机驱动IC应该使用尽可能多的实心铜板和利于散热的过孔。将铜浇铸在外层板的两边,使用过孔将它们连接起来,这样做可以将热量分散到被走线和元器件隔开的不同区域。

走线一定要宽—越宽越好!

因为流经电机驱动 IC 的电流很大(有时超过 10A),所以应仔细考虑接入芯片的 PCB 走线宽度。走线越宽电阻越小。必须调整好走线的宽度,才能保证走线中的电阻不会产生过多的能量耗散而导致走线温度升高。可是太细的走线就像电熔丝一样很容易被烧断。

设计师通常会采用 IPC-2221 标准来计算合适的走线粗细。该规范有个图表,显示了不同电流水平的铜横截面积和其允许的温升,可以根据给定的铜层厚度下换算出走线宽度。比如,1盎司厚度的铜层中负载10A电流需要刚好7mm宽的走线来实现10°C的温升,那么对于1A的电流来说,仅需0.3mm的走线即可。

如果根据这种方法推算的话,似乎无法通过微型IC焊盘运行10A电流。

所以,需要重点了解的是 IPC-2221标准中,用于恒定宽度的长PCB走线宽度建议。如果走线是连接到较大的走线或铺铜区,那么采用PCB走线的一小段传递更大的电流则没有不良影响。这是因为短而窄的PCB走线电阻很小,而且其产生的热量都被吸入到更宽的铺铜区域内。从图1的示例中可以看出:即使此器件中的散热焊盘只有0.4mm宽,也能承载高达3A的持续电流,因为走线被加宽到了尽可能接近器件的实际宽度。

图 1:加宽PCB走线

由于较窄走线所产生的热量会传导至较宽的铺铜区域,所以窄走线的温升可以忽略不计。

嵌在PCB内层板中的走线散热效果不如外层走线,因为绝缘体的导热效果不佳。正因为如此,内层走线的宽度应为外层走线的两倍。

表1 大致给出了电机驱动应用中长走线(大于2cm)的推荐宽度。

电流

(RMS 或 DC)

走线宽度为1盎司铺铜

走线宽度为2盎司铺铜

外层板

内层板

外层板

内层板

≤1A

0.6mm

1.2mm

0.3mm

0.6mm

2.5A

1mm

2mm

0.5mm

1mm

5A

2.5mm

5mm

1.2mm

2.5mm

10A

7mm

14mm

3.5mm

7mm

表 1: PCB走线宽度

如果空间允许,越宽的走线或灌铜可以最大限度地降低温升并能减小电压落差。

热过孔-越多越好!

过孔是一种小的镀孔,通常用于将信号走线从一层传递到另一层。  顾名思义,热过孔是将热量从一层传递到另一层。适当地使用热过孔可以有效帮助PCB散热,但也需要考虑实际生产中的诸多问题。

过孔具有热阻,这就意味着每当热量流经时,过孔两端会有一定温差,其测量单位为摄氏度/每瓦特。所以,为最大限度地降低热阻,提高过孔的散热效率,过孔应设计大一点,且孔内的覆铜面积越大越好(见图2)。

图 2:过孔横截面

虽然可以在PCB的开放区域使用大的过孔,但是,过孔常常被放在散热焊盘的内部,因为这样可以直接从IC封装散热。在这种情况下,不可能使用大过孔,因为电镀孔过大会导致“渗锡”,其中用于连接IC至PCB的焊料会往下流入通孔,导致焊点不良。

有几种方法可以减少“渗锡”。一种是使用非常小的过孔,以减少渗入孔内的焊料。然而,过孔越小热阻越高,因此想要达到相同的散热性能,需要更多的小过孔才行。

另一种技术是“覆盖”电路板背面的过孔。这需要去除背板上阻焊层的开口,使得阻焊材料覆盖过孔。阻焊层会盖住小的过孔使焊锡无法渗入PCB。 

但这又会带来另一问题:助焊剂滞留。如果使用阻焊层盖住过孔,那么助焊剂会滞留在过孔内部。有些助焊剂配方具有腐蚀性,长时间不去除的话会影响芯片的可靠性。所幸大多数现代免清洗助焊剂工艺都是无腐蚀性的,不会引起问题。

这里需注意,散热孔本身不具备散热功能,必须把它们直接连接至铺铜区域(见图3)。

图 3:热过孔

建议PCB设计师与PCB组装厂的SMT制程工程师协商出最佳的过孔尺寸和构造,尤其当过孔位于散热焊盘内部时。

焊接散热焊盘

TSSOP 和 QFN 封装中,芯片底部会焊有大片散热焊盘。这里的焊盘直接连到晶元的背面,为器件散热。必须将焊盘很好地焊接到PCB上才能耗散功率。

IC规格书不一定会指定焊盘焊膏的开口。通常,SMT制程工程师对放多少焊料,过孔模具使用什么样的形状都有自己的一套规则。

如果使用和焊盘大小一样的开口,则需要使用更多的焊料。当焊料熔化时,其张力会使器件表面鼓起。另外,还会引起焊料空洞(焊锡内部凹洞或间隙)。当焊料回流过程中助焊剂的挥发性物质蒸发或沸腾时,会发生焊料空洞。这会导致接合处的焊料析出。

为了解决这些问题,对于面积大于约2mm2的焊盘,焊膏通常沉积在几个小的正方形或圆形区域中(见图4)。将焊料分布在多个较小的区域里可以使助焊剂的挥发性物质更容易挥发出来,以免造成焊料析出。

图 4:QFN 焊具

再次建议PCB设计师与SMT制程工程师共同协商出正确的散热焊盘模具开口。也可以参考网上的一些论文。

元件贴装

电机驱动IC的元件贴装指南与其他电源IC相同。旁路电容应尽可能靠近器件电源引脚放置,且旁边需放置大容量电容。许多电机驱动IC会使用自举电容或充电泵电容,这些也应放在IC附近。

请参考图5中的元件贴装示例。图5显示了MP6600步进电机驱动的双层板PCB布局。大部分信号走线直接布置在顶层。电源走线从大容量电容绕到旁路,并在底层使用多个过孔,在更换层的位置使用多个过孔。

图5: MP6600 元件贴装

在本文的 下篇 中,我们将探讨详细的电机驱动IC封装方法和PCB布局。

下篇 

在本文上篇 文章中就使用电机驱动器 IC 设计PCB板提供了一些一般性建议,要求对 PCB 进行精心的布局以实现适当性能。在本文下篇中,将针对使用典型封装的电机驱动器,提供一些具体的 PCB 布局建议。

引线封装布局

标准的引线封装(如 SOIC 和 SOT-23 封装)通常用于低功率电机驱动器中(图 6)。

图 6: SOT 23 和 SOIC 封装

为了充分提高引线封装的功耗能力,MPS公司采用 “倒装芯片引线框架” 结构(图 7)。在不使用接合线的情况下,使用铜凸点和焊料将芯片粘接至金属引线,从而可通过引线将热量从芯片传导至 PCB。

图 7: 倒装芯片引线框架

通过将较大的铜区域连接至承载较大电流的引线,可优化热性能。在电机驱动器 IC 上,通常电源、接地和输出引脚均连接至铜区域。

图 8: 倒装芯片 SOIC PCB 布局

图 8 所示为“倒装芯片引线框架”SOIC 封装的典型 PCB 布局。引脚 2 为器件电源引脚。请注意,铜区域置于顶层器件的附近,同时几个热通孔将该区域连接至 PCB 背面的铜层。引脚 4 为接地引脚,并连接至表层的接地覆铜区。引脚 3(器件输出)也被路由至较大的铜区域。

QFN 和 TSSOP 封装

TSSOP 封装为长方形,并使用两排引脚。电机驱动器 IC 的 TSSOP 封装通常在封装底部带有一个较大的外露板,用于排除器件中的热量(图9)。

图 9: TSSOP 封装

QFN 封装为无引线封装,在器件外缘周围带有板,器件底部中央还带有一个更大的板(图 10)。这个更大的板用于吸收芯片中的热量。.

图 10: QFN 封装

为排除这些封装中的热量,外露板必须进行良好的焊接。外露板通常为接地电位,因此可以接入 PCB 接地层。在图 11 的 TSSOP 封装的示例中,采用了一个 18 通孔阵列,钻孔直径为 0.38 mm。该通孔阵列的计算热阻约为 7.7°C/W。

图 11: TSSOP PCB 布局

通常,这些热通孔使用 0.4 mm 及更小的钻孔直径,以防止出现渗锡。如果 SMT 工艺要求使用更小的孔径,则应增加孔数,以尽可能保持较低的整体热阻。

除了位于板区域的通孔,IC 主体外部区域也设有热通孔。在 TSSOP 封装中,铜区域可延伸至封装末端之外,这为器件中的热量穿过顶部的铜层提供了另一种途径。

QFN 器件封装边缘四周的板避免在顶部使用铜层吸收热量。必须使用热通孔将热量驱散至内层或 PCB 的底层。

图 12 中的 PCB 布局所示为一个小型的 QFN (4 × 4 mm) 器件。在外露板区域中,只容纳了九个热通孔。(见图 12) 因此,该 PCB 的热性能不及图 11 中所示的 TSSOP 封装。

图 12: QFN (4mmx4mm) 布局

倒装芯片 QFN 封装

倒装芯片 QFN (FCQFN) 封装与常规的 QFN 封装类似,但其芯片采取倒装的方式直接连接至器件底部的板上,而不是使用接合线连接至封装板上。这些板可以置于芯片上的发热功率器件的反面,因此它们通常以长条状而不是小板状布置(见图13)。

图 13: FCQFN 封装

这些封装在芯片的表面采用了多排铜凸点粘接至引线框架(图 14)。

图 14: FCQFN 结构

小通孔可置于板区域内,类似于常规 QFN 封装。在带有电源和接地层的多层板上,通孔可直接将这些板连接至各层。在其他情况下,铜区域必须直接连接至板,以便将 IC 中的热量吸入较大的铜区域中。

图15: FCQFN PCB 布局

图15 显示了所示为 MPS 公司的功率级 IC MP6540 。该器件具有较长的电源和接地板,以及三个输出口。请注意,该封装只有 5mmx5mm。

器件左侧的铜区域为功率输入口。这个较大的铜区域直接连接至器件的两个电源板。

三个输出板连接至器件右侧的铜区域。注意铜区域在退出板之后尽可能地扩展。这样可以充分将热量从板传递到环境空气中。

同时,注意器件右侧两个板中的数排小通孔。这些板均进行了接地,且 PCB 背面放置了一个实心接地层。这些通孔的直径为 0.46 mm,钻孔直径为 0.25 mm。通孔足够小,适合置于板区域内。

综上所述,为了使用 电机驱动器 IC实施成功的 PCB 设计,必须对 PCB 进行精心的布局。因此,本文提供了一些实用性的建议,以期望可以帮助 PCB 设计人员实现PCB板良好的电气和热性能。

作者:Pete Millett, Technical Marketing Engineer, Monolithic Power Systems,来源:MPS

来源:硬件工程师炼成之路
System电源电路芯片焊接电机材料模具电气
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2024-06-29
最近编辑:2天前
获赞 20粉丝 35文章 168课程 0
点赞
收藏
作者推荐
电容触摸的基本知识与原理

触摸按键现在的应用已经非常普遍了,今天给兄弟们简单介绍下电容触摸的入门知识。1 概述电容式触摸感应,是一种通过电容的变化来检测手指接近或触及触摸表面的技术。通过电容式感应, 机械开关和旋钮可替换为外观雅致的按钮、 滑条和滚轮,以解决:1. 长时间使用后磨损和可靠性降低2. 前面板与按键之间存在缝隙,容易被水分渗透,而引起不良3. 需施加力度才能触发4. 前面板开孔会一定程度上增加成本5. 按键形状较为固定电容触摸技术支持按键,接近感应,滚轮,滑条,触摸面板5种传感器类型,支持多种覆盖材料。具有功耗低,感应技术强大稳定,抗噪能力强,支持防水功能的特点。2 基本原理常见的电容触摸传感器如图2-1所示,一般以PCB上的覆铜作为电极。结构上,顶层会覆盖非导电性的防护层,如玻璃或塑料,利用胶水和PCB粘连。另外传感器周围会覆有网格地。基于所检测电容的类型,电容触摸可分为自感型电容检测(检测单电极和地之间的电容值),互感型电容检测(检测双电极之间的电容值)。2.1 自感型电容检测以最简单的单按键为例,自感型电容的检测示意图如图 2-2 所示,检测模型如图 2-3 所示。自感型电容利用覆铜形成的单电极(接收电极Rx),来检测电极对地的电容变化。按键对地的初始电容为Cp,当人手触摸时,会给整个环路引入 Ct,Ch 与 Cg,从而使按键的对地电容增大。说明:实线表示实际走线,虚线表示非实际走线。灰色元器件表示等效电容或电阻。Rh: 人体电阻。Rs: 串联电阻,推荐值为 470Ω。Cp: 按键与所连导线的对电源地寄生电容。Cg: 电源地与大地之间的电容。对于电池应用,大约为 1pF。对于接地应用为短路。Ch: 人体与大地之间的串联电容。Ct: 电级与人指尖形成的电容,类似于平板电容器结构。Cd: 人手与电源地形成的电容。为便于分析,忽略 Rh,Rs 的影响。按键对地的等效电容如公式 1-1 所示。灵敏度可以表征为触摸产生的电容变化与基础电容之间的比,如公式 1-1 所示。其中由于 Ch 较于 Cg 和 Ct 较大,因此可忽略。在地平面较稀时,𝐶𝑑较小,因此𝐶𝑔 + 𝐶𝑑可约等于𝐶𝑔。A: 手指与传感器垫片覆盖层的接触面积。 d: 覆盖层的厚度。ε0: 空气介电常数。εr: 覆盖层的介电常数。由公式 1-2 和 1-3 可知,提高灵敏度的方法有:1)减小盖板的厚度,提高盖板的𝜀𝑟,从而提高𝐶𝑡;2)减小网格地的密度,或增加 PCB 的厚度,从而降低𝐶𝑝;3)由于𝐶𝑡与𝐶𝑔数量级相同,合理的将电源地与大地相连从而增加𝐶𝑔;4)合理的增大电极的面积,通过提高手指与传感器垫片覆盖层的接触面积 A 来提高 Ct。要注意,无法通过无限增大电极的方式来增加灵敏度。主要因为平行板电容 Ct 的最大有效面积与手指触摸面积相同,另外过大的电极面积无法增加触摸信号强度,反而会增加𝐶𝑝,导致灵敏度降低。2.2 互感型电容检测如图 2-4 所示,互感型电容利用覆铜形成的双电极(接收电极 Rx,发送电极 Tx)来检测两电极之间电容的变化。互感型电容检测的最大特点是可以忽略按键对电源地的寄生电容 Cp 的影响。以最简单的单按键为例,互感型电容的检测模型如图 2-5 所示。当人手触摸时,CRT 变成两个 2CRT,同时引入 CRTt,Ct,Ch 与 Cg。最终使双电极间的电容减小。说明:实线表示实际走线,虚线表示非实际走线。灰色元器件表示等效电容或电阻。CRTt: 手指触摸引入的Rx和Tx电极之间的并联电容。CRT: Rx和Tx电极之间的电容,当人手触摸时,等效分为两个容值2CRT的电容。Tx 与 Rx 之间的等效电容如公式1-4所示。灵敏度可以表征为触摸产生的电容变化与基础电容之间的比,如公式 1-5 所示。对于互感触摸,提高灵敏度的主要方式为:1)降低覆层的厚度;2)增大 Tx 和 Rx 之间的间距。要注意虽然增大 Tx 和 Rx 之间的间距能够减小𝐶𝑅𝑇,提高检测距离,变相地提高灵敏度,但如果手指无法同时覆盖 Tx与 Rx,灵敏度反而会减小。一般来说,对于自感与互感型电容检测,手指触摸产生的电容变化均在 1pF 左右。但自感的 base 电容(触摸前的电容值)一般会高于互感的 base 电容。因此相对来说互感的灵敏度更高,但也更易受噪声的影响。从应用的角度来看,自感型方案由于结构简单使用的更广,而互感型方案更多的用于矩阵按键,以使支持的按键数远超过电容触摸的 IO 口数(自感型按键数)。两种方案之间的比较如表 2-1 所示。注:文章来源TI官网,链接如下:https://www.ti.com.cn/cn/lit/ml/zhcaaa9/zhcaaa9.pdf?ts=1717036459456来源:硬件工程师炼成之路

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习 福利任务 兑换礼品
下载APP
联系我们
帮助与反馈