首页
发现
课程
培训
文章
案例
问答
需求
服务
行家
赛事
热门搜索
发布
消息
注册
|
登录
白山头
签名征集中
关注
0
粉丝
3
关注
分享
简介
从半导体角度观察世界,资深芯片人的职场感悟,行业观察以及知识分享。与非网2022年度影响力作者。
擅长领域
HFSS
微信公众号
白话IC
微信扫描二维码关注公众号
全部
课程
文章
回答
帖子
案例模型
STA | 7. SDC是如何炼成的?Exception篇 - 附MCP电路实现方法
本篇继续讲述SDC中的各式各样的Exception,大体上可以分为“加严”和“放松”两种类型,如下面几个命令:##更严格##set_max_delayset_min_del...
浏览量
383
STA | 8. SDC是如何炼成的?验收篇 - 如履薄冰
STA是由SDC驱动的,所以SDC的完整性、正确性和一致性直接决定着综合、布局布线以及STA的有效性。在STA系列开篇文章《STA|0.静态时序分析概述》...
浏览量
4822
白山头讲PV: 用calibre进行layout之间的比对
我们在流片之后,通常还是有机会对layout进行局部小的修改。例如metalchangeeco或者一些层次的局部修改。当我们修改之后,需要进行与之前gds的...
浏览量
723
STA | 5. SDC是如何炼成的?时钟定义篇
前面几篇文章分别介绍了,CellDelay,NetDelay,以及PathDelay。从《STA|3.如何做一条合格的Path》一文中可以看出,对于同步数字电路,只要在...
浏览量
7115
STA-6. SDC是如何炼成的?IO约束篇 - 附Top和Block实战经验以及DDR接口时序
一般地,SDC主要分为三个部分:时钟定义,IO约束,Exception。相应地,我们也分上中下三篇进行讲解,最后还会有最重要的《验收篇》。IO约束在...
浏览量
243
STA | 2. 绕线延时占比到底有多高?
上一篇《STA-1.从一个反相器开始说时序》中解释了STA中CellDelay是从标准单元库中得来,那么绕线延时(NetDelay)是怎么计算出来的呢?NetDel...
浏览量
5056
STA | 3. 如何做一条合格的path? (四种路径和建立保持时间)
前面介绍了CellDelay和NetDelay相关概念,以及计算公式。那么Delay值是多少才算合格呢?这一篇开始讲解路径(Path)的概念,以及衡量PathDelay是...
浏览量
477
STA | 4. Latch应用总结!附Time Borrowing,Lockup概念解析
前几篇STA文章谈到,同步数字电路中的Path主流还是用寄存器,但是锁存器(Latch)相关的Path也不容忽视,它既能用作数据存储单元,又能作为时钟...
浏览量
855
1
16
17
18
19
20
22
VIP会员
学习
福利任务
兑换礼品
下载APP
联系我们
微信客服
联系客服
人工服务时间为周一至周五的9:30-19:30
非工作时间请在微信客服留言
客服热线:
4000-969-010
邮箱:
service@fangzhenxiu.com
地址:
北京市朝阳区莱锦创意园CN08座
帮助与反馈
返回顶部