DDR3/4/5系列信号完整性仿真50讲:掌握DDR协议和仿真关键技术要点-含Sigrity仿真全套

播放量16232次
4.9分
订制培训
共50讲 更新到第53讲
当前总时长:18小时36分40秒
¥1200
VIP用户九折
成为VIP
简介
目录(试看)
评价

服务:

  • 课程资料下载
  • 90天知识圈
  • 在线开票
  • 提供培训通知
  • 交流群

本课适合哪些人学习:

1、高校在校生;

2、信号完整性仿真人员;

3、信号完整性测试人员;

4、硬件开发人员;

5、PCB layout人员。


你会得到什么:

1、从根本上明白DDR信号仿真的关注点;

2、对DDR3、DDR4的协议提炼、对比;

3、学会使用speed2000按照DDR信号分组仿真DDR信号质量和时序;

4、学会使用PowerSI软件提取DDR信号S参数;

5、学会处理地址信号端接电阻;

6、学会ADS、hyperlnx扫描DDR信号质量,并对比不同软件的信号波形;

7、展望DDR5,仿真DDR5的地址信号、DQ信号;

8、学会设计仿真;

9、获得课程有关的模型和相关学习资料。


课程介绍:

一、关于课程

本课程为信号完整性课程的DDR系列,系统的讲述了DDR3、DDR4协议对比,信号质量关注点,并对各个信号进行了仿真评估,从时域软件仿真到提取S参数后再仿真波形,对各类信号的影响参数进行了透彻的探究;

同时,视频还对几个不同软件仿真出来的波形进行了对比;

最后,在视频的最后,还对DDR5进行了一些展望,对高达6400bps的DQ信号和与之对应的ADD信号进行了仿真;

二、课程安排

长图850.jpg

课程目录

第1讲 DDR信号仿真关注点

第2讲 DDR3_DDR4协议对比上

第3讲 DDR3_DDR4协议对比下

第4讲 DDR3信号仿真实例分析

第5讲 端接电阻对ADD和CLK信号的影响

第6讲 驱动能力和上身边沿对各个信号的影响

第7讲 CLK驱动端添加电容对信号质量的影响

第8讲 ODT端接电阻对信号质量和信号摆伏的影响

第9讲 串扰对信号质量的影响

第10讲 仿真报告解读

第11讲 DQ_DQS信号S参数提取注意事项

第12讲 ADD_CLK信号S参数提取端接电阻怎么设置

第13讲 对比不同软件仿真的DQ信号

第14讲 D对比不同软件仿真的ADD信号

第15讲 对比不同软件仿真的CLK信号-上

第16讲 对比不同软件仿真的CLK信号-下

第17讲 CLK并联电容大小以及放置位置对信号的影响-下

第18讲 ADD信号端接电阻位置以及端接距离的影响

第19讲 ADD信号stub长度对信号波形的影响

第20讲 ADD信号各个分支参数纠缠后对信号波形的影响

第21讲 DDR3_DQ眼图的摆幅

第22讲 DDR4_DQ眼图的摆幅

第23讲 DDR5_DQ眼图以及DFE均衡

第24讲 DDR5_ADD内部端接以及眼图优化

三、讲师介绍

开仿啦,SI、PI从业者,对SI、PI问题有深入研究,坚持理论基础为底蕴,个人能力为核心,软件为手足的工作理念,着重培养知识底蕴和能力底蕴。

四、其他

1、IOS系统用户请不要在苹果商店充值秀币购买,以免给用户带来不必要的麻烦,建议用户在仿真秀官网通过微 信或支付宝购买后,支持在苹果电脑和手机上观看。

相关内容推荐

基于ADS信号SI和电源PI完整性精选36讲:反射、串扰、高速串行仿真训练

信号、电源完整性Sigrity仿真:以DDR3L、电源通道PDN优化等为例



课程相关图片:

  • 第1讲 DDR系列-第一讲-DDR信号仿真关注点
  • 第2讲 DDR系列-第二讲-DDR3_DDR4协议对比上
  • 第3讲 DDR系列-第三讲-DDR3_DDR4协议对比下
  • 第4讲 DDR系列-第四讲-DDR3信号仿真实例分析
  • 第5讲 DDR系列-第五讲-端接电阻对ADD和CLK信号的影响
  • 第6讲 DDR系列-第六讲-驱动能力和上升边沿对各个信号的影响
  • 第7讲 DDR系列-第七讲-CLK驱动端添加电容对信号质量的影响
  • 第8讲 DDR系列-第八讲-ODT端接电阻对信号质量和信号摆伏的影响
  • 第9讲 DDR系列-第九讲-串扰对信号质量的影响
  • 第10讲 DDR系列-第十讲-仿真报告解读
  • 第11讲 DDR系列-第十一讲-DQ_DQS信号S参数提取注意事项
  • 第12讲 DDR系列-第十二讲-ADD_CLK信号S参数提取端接电阻怎么设置
  • 第13讲 DDR系列-第十三讲-对比不同软件仿真的DQ信号
  • 第14讲 DDR系列-第十四讲-对比不同软件仿真的ADD信号
  • 第15讲 DDR系列-第十五讲-对比不同软件仿真的CLK信号-上
  • 第16讲 DDR系列-第十六讲-对比不同软件仿真的CLK信号-下
  • 第17讲 DDR系列-第十七讲-CLK并联电容大小以及放置位置对信号的影响
  • 第18讲 DDR系列-第十八讲-ADD信号端接电阻位置以及端接距离的影响
  • 第19讲 DDR系列-第十九讲-ADD信号stub长度对信号波形的影响
  • 第20讲 DDR系列-第二十讲-ADD信号各个分支参数纠缠后对信号波形的影响
  • 第21讲 DDR系列-第二十一讲-DDR3_DQ眼图的摆幅
  • 第22讲 DDR系列-第二十二讲-DDR4_DQ眼图的摆幅
  • 第23讲 DDR系列-第二十三讲-DDR5_DQ眼图以及DFE均衡
  • 第24讲 DDR系列-第二十四讲-DDR5_ADD内部端接以及眼图优化
  • 第25讲 T01_Sigrity仿真软件介绍
  • 第26讲 Sigrity-1-PCB文件导入
  • 第27讲 Sigrity-2-基础设置
  • 第28讲 Sigrity-3-stack_up
  • 第29讲 Sigrity-4-阻抗和损耗
  • 第30讲 Sigrity-5-网络管理和layer管理
  • 第31讲 Sigrity-6-component管理
  • 第32讲 Sigrity-7-CKT模型制作
  • 第33讲 Sigrity-8-port设置
  • 第34讲 Sigrity-9-via设置
  • 第35讲 Sigrity-10-小技巧合集
  • 第36讲 Sigrity-11-手动建立器件
  • 第37讲 Sigrity-12-手动建立平面验证电地平面阻抗特性
  • 第38讲 Sigrity-13-手动建立平面验证传输线跨分割的影响
  • 第39讲 Sigrity-14-手动建立平面验证腔体谐振
  • 第40讲 T02_Speed2000_DDR3L_VRM模型及bus-groups设置
  • 第41讲 T03_Speed2000_DDR3L_IBIS设置及其他仿真设置
  • 第42讲 T04_Speed2000_DDR3L_结果查看及波形优化
  • 第43讲 T05_Speed2000_DDR3L仿真报告生成
  • 第44讲 T06_PowerSI_提取DDR_DQ信号S参数
  • 第45讲 T07_PowerSI_提取DDR_DQS(差分)信号S参数
  • 第46讲 T08_PowerSI_提取PDN阻抗_电容模型制作
  • 第47讲 T09_PowerSI_提取PDN阻抗
  • 第48讲 T10_PowerSI_PDN阻抗优化演示
  • 第49讲 T11_OptimzePI_PDN优化设置
  • 第50讲 T12_OptimzePI_PDN结果分析及电容安装电感查看
  • 第51讲 T13_PowerDC_电源直流压降仿真
  • 第52讲 T14_PowerDC_电源直流阻抗仿真
  • 第53讲 补录1_TDR_TDT仿真流程及注意事项
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2022-11-09
VIP会员 学习 福利任务 兑换礼品
下载APP
联系我们
帮助与反馈